background image

相位校正的方法很多,常用的有积分校正,微分校正等。

积分校正的主导思想是压低高频放大倍数,使发生自激的那些点附近的放大倍数压得很低
从而破坏

 =1 的条件。具体方法是在运放电路的某一级加"压低电容"CX,或加 Rφcφ 串联校

正网络。

RφCφ 或 CX 一般接在集电极与基极之间(如图 Z0607 中的 8、9 端),这时,小电

容可以起到大电容的作用,因而可将补偿电容集成在整个运放电路之中。

一般运放出厂时,厂家都己给出相位校正端子及不同闭环增益下补偿元件的数据,可由产
品手册上查到。

微分校正的主导思想是提供一个超前的相移,以抵消滞后的相移,从而使

 =1 时总相移小

180°。当微分网络加在开环电路里面时,则提供一个超前相移,抵消开环特性的附加相

移;当加到反馈支路时,则在反馈系数

 中提供一个超前相移,以抵消滞后相移。

三、保护措施

集成运放的电源电压接反或电源电压突变,输入电压过大,输出短路等,都可能造成运放
损坏,因此,使用时必须采取适当的保护措施。

为了防止电源反接造成故障,可在电源引线上串入保护二极管,使得当电源极性接反时,
二极管处于截止状态。

为了防止差模或共模输入电压过高,而产生自锁故障(信号或干扰过大导致输出电压突然
增高,接近于电源电压,此时不能调零,但集成运放不一定损坏),可在输入端加一限幅
保护电路,使过大的信号或干扰不能进入电路。

为了防止输出端碰到高压而击穿或输出端短路造成电流过大,可在输出端增加过压保护电
路和限流保护电路。

四、性能扩展

实际运放的某些参数有时不能满足实际电路中的要求,如有时需要有较高的输入电阻、有时
需要有较大的输出功率,有时需要高速低漂移等,这时就需要在现有集成运放的基础上,
增加适当的外围电路进行功能改善。

有关运放实际应用中的一些具体方法、措施可参阅有关资料。