这时的电流约为 350 到 700mA。在确定如何最好地让用户同线电压隔离的过程中,我
们需要深思熟虑、权衡利弊。我们可以在电源中实现隔离,也可以在 LED 安装过程中进
行这种隔离。在一些低功耗设计中,LED 物理隔离是一种常用方法,因为它允许使用成
本更低的非隔离式电源。
: 折 中 选 择 输 入 电 容 纹 波 电 流 的 线 压 范 围
您在为一个低功耗、离线电源选择输入滤波电容时,会出现一种有趣的权衡过程。您要
折中地选取电容的纹波电流额定值,以适合电源工作所需的电压范围。通过增加输入电
容,您可以获得更多纹波电流的同时还可以通过降低输入电容的压降来缩小电源的工作
输入电压范围。这样做会影响电源的变压器匝数比以及各种电压及电流应力。电容纹波
电流额定值越大,应力越小,电源效率也就越高。
您曾经是否需要过一款简单、低成本的锁存电路?本《电源设计经典案例集锦》就会给
出这样一款电路,它只需几元钱的组件便可以提供电源故障保护,基本上是一个可控硅
整流器 (SCR),结合了一些离散组件哦。这种电路的一个有趣特性是,您可以通过选择
电阻器值建立 SCR 的保持电流。为了让锁存电路在触发以后仍然保持开启,两个基极发
射极结点必须要有足够的电压(~0.7 V)让其保持开启状态。这就意味着,如果向它提
供的电流为 Vbe / R1 + Vbe / R2 以上,则电路锁存。如果锁存电路连接一个小电流的
电容器,则锁存电路对该电容器放电。一旦电路的电流减少至保持电流以下,它便关闭
了。
您是否曾经要求设计过一种轻负载状态下具有良好负载瞬态响应的电源呢?如果是,并
且您还允许电源非连续,那么您可能会发现控制环路的增益在轻负载状态下急剧下降。
这会导致较差的瞬态响应,并且需要大量的输出滤波电容器。一种更简单的方法是让电
源在所有负载状态下都为连续。
CMOS 逻辑系统的功耗主要与时钟频率、系统内各栅极的输入电容以及电源电压有关。
器件形体尺寸减小后,电源电压也随之降低,从而在栅极层大大降低功耗。这种低电压
器件拥有更低的功耗和更高的运行速度,允许系统时钟频率升高至千兆赫兹级别。在这
些高时钟频率下,阻抗控制、正确的总线终止和最小交叉耦合,带来高保真度的时钟信
号。传统上,逻辑系统仅对一个时钟沿的数据计时,而双倍数据速率 (DDR) 内存同时对
时钟的前沿和下降沿计时。它使数据通过速度翻了一倍,且系统功耗增加极少。
在电源设计中,工程师通常会面临控制 IC 驱动电流不足的问题,或者面临由于栅极驱动
损耗导致控制 IC 功耗过大的问题。为缓解这一问题,工程师通常会采用外部驱动器。半
导体厂商(包括 TI
在内)拥有现成的 MOSFET 集成电路驱动器解决方案,但这通常不
是成本最低的解决方案。通常会选择价值几美分的分立器件,本《电源设计经典案例集
锦》就将为您介绍一下可替代集成 MOSFET 的分立器件。