background image

   

限制。本检测系统采用了

DSP+FPGA 的结构,由 FPGA 分担一部分

任务,可以充分发挥

DSP 的功能,使系统的适应性和灵活性得以增

强,设计调试方便。

1  系统总体设计

1.1  系统结构

系统有以下几部分组成

:视频采集单元,FPGA 单元,图像处理

单元,视频显示,数据存储,以及外围电路

(如电源,时钟)等。系统

结构如图

1 所示。

1.2  系统工作原理

CCD 摄像头对待检测对象进行图像采集,采集到的视频模拟信

号送到视频前端处理芯片

TVP5150 进行模数转换,转换后的数字图

像信号经

FPGA 进行简单的预处理等操作后送到 DSP(DM642)的视

频输入端口,

TMS320DM642 将其再解码,得到 YUV(4:2:2)格式的

图像,并通过

EDMA 传输到动态存贮器(SDRAM)中存储,DSP 依照

相应的程序进行相应的图像处理,处理后的结果送给视频输入端口